首页 专利交易 科技果 科技人才 科技服务 商标交易 会员权益 IP管家助手 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索

一种基于FPGA原型验证平台的CPU指令加载系统及方法 

申请/专利权人:山东浪潮科学研究院有限公司

申请日:2024-01-18

公开(公告)日:2024-06-21

公开(公告)号:CN118228655A

主分类号:G06F30/331

分类号:G06F30/331;G06F13/38;G06F13/42;G06F13/16;G06F11/10;G06F9/30

优先权:

专利状态码:在审-实质审查的生效

法律状态:2024.07.09#实质审查的生效;2024.06.21#公开

摘要:本发明涉及计算机技术技术领域,具体为一种基于FPGA原型验证平台的CPU指令加载系统及方法,系统由加载管理单元、并串转换单元、剥离单元、总线访问单元、CRC校验单元以及通信控制单元组成;加载管理单元分为IDLE、STRIP、ACCW和CHECK状态;并串转换单元,负责并行数据转换为串行数据;有益效果为:本发明提出的基于FPGA原型验证平台的CPU指令加载系统及方法,加快了多核CPU原型验证平台的搭建速度,在多核CPU的SOC中可以直接单独的在FPGA上验证协处理器的功能,避免了外部存储设备的使用,降低了验证成本,提供了一种简便快捷且稳定的SOC验证方法。

主权项:1.一种基于FPGA原型验证平台的CPU指令加载系统,其特征在于:所述系统由加载管理单元、并串转换单元、剥离单元、总线访问单元、CRC校验单元以及通信控制单元组成;加载管理单元分为IDLE、STRIP、ACCW和CHECK状态;并串转换单元,负责并行数据转换为串行数据;剥离单元,接受串行数据,完成帧头,时间,数据长度的剥离;总线访问单元,负责同AHB总线交互数据;CRC校验单元,根据CRC校验原理,对传入的数据进行CRC校验;通信控制单元,例化有一个带有缓冲FIFO的UART模块,用于控制UART信息显示的逻辑。

全文数据:

权利要求:

百度查询: 山东浪潮科学研究院有限公司 一种基于FPGA原型验证平台的CPU指令加载系统及方法

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。