首页 专利交易 科技果 科技人才 科技服务 国际服务 商标交易 会员权益 IP管家助手 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索

一种基于相位补偿的窄脉冲精密时延同步方法及装置 

买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!

申请/专利权人:杭州奕力科技有限公司

摘要:本发明公开了一种基于相位补偿的窄脉冲精密时延同步方法及装置,涉及精密加工、医疗、科研等技术领域。该方法包括:对输入的窄脉冲信号进行处理,得到同步控制信号和脉冲同步时钟;将本地时钟和脉冲同步时钟输入时钟发生器,产生脉冲跟随输出时钟和本地倍频输出时钟;本地倍频输出时钟输入IDELAY控制,产生脉冲跟随输出时钟输入进位链,然后输出进入内部IDELAY资源,用于对输入的窄脉冲和产生的跟随时钟进行精密时钟同步控制;通过上面产生的同步时钟进行时钟转换,产生所需要的输出时钟。再利用FPGA内部资源实现对输出时钟进行延时控制、输出时钟的脉宽控制、不同时钟选择输出。

主权项:1.一种基于相位补偿的窄脉冲精密时延同步方法,其特征在于,所述方法在一片FPGA中实现,包括:对输入的窄脉冲信号进行处理,得到同步控制信号和脉冲同步时钟;通过将本地时钟和脉冲同步时钟输入时钟发生器,产生脉冲跟随输出时钟和本地倍频输出时钟;采用本地倍频输出时钟输入IDELAY控制,产生脉冲跟随输出时钟输入进位链,然后输出进入内部IDELAY资源,用于对输入的窄脉冲和产生的跟随时钟进行精密时钟同步控制;通过上面产生的同步时钟进行时钟转换,产生所需要的输出时钟;另外,通过利用FPGA内部资源实现的时钟转换产生不同频率的时钟,通过利用FPGA内部资源实现的延时链对输出时钟进行延时控制,通过利用FPGA内部资源实现的脉宽链实现对输出时钟的脉宽控制,通过FPGA的不同IO接口实现不同时钟选择输出;频率设置值、延时设置值和脉宽设置值分别通过相应的寄存器进行设置;通过FPGA内部资源产生通信总线,实现上述寄存器的配置,从而产生所需要的各种延时同步时钟。

全文数据:

权利要求:

百度查询: 杭州奕力科技有限公司 一种基于相位补偿的窄脉冲精密时延同步方法及装置

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。