申请/专利权人:清华大学无锡应用技术研究院
申请日:2020-12-24
公开(公告)日:2024-07-05
公开(公告)号:CN112579516B
主分类号:G06F15/78
分类号:G06F15/78;G06F21/72
优先权:
专利状态码:有效-授权
法律状态:2024.07.05#授权;2021.04.16#实质审查的生效;2021.03.30#公开
摘要:本发明涉及集成电路技术领域,具体公开了一种可重构处理单元阵列,其特征在于,包括:数据抽取端口,与反馈运算阵列连接;反馈运算阵列,包括第一拼接移位单元、第二拼接移位单元、寄存器、算术运算单元和可重构S盒;第一拼接移位单元与数据抽取端口连接;算术运算单元用于根据第一拼接移位单元的输出数据以及寄存器的输出数据按照配置信息选择路由网络进行算术运算,并输出密钥流;其中寄存器的输入端与可重构S盒的输出端连接,可重构S盒的输入端与第二拼接移位单元的输出端连接,第二拼接移位单元的输入端与算数运算单元的输出端连接。本发明提供的可重构处理单元阵列能够保证数据交互速率的前提下实现互连的灵活性,降低功耗。
主权项:1.一种可重构处理单元阵列,其特征在于,包括:数据抽取端口,与反馈运算阵列连接,用于向所述反馈运算阵列输入数据;反馈运算阵列,包括第一拼接移位单元、第二拼接移位单元、寄存器、算术运算单元和可重构S盒;所述第一拼接移位单元与所述数据抽取端口连接,用于将相邻两个所述数据抽取端口的数据进行拼接;所述算术运算单元用于根据所述第一拼接移位单元的输出数据以及所述寄存器的输出数据按照配置信息选择路由网络进行算术运算,并输出密钥流;其中所述寄存器的输入端与所述可重构S盒的输出端连接,所述可重构S盒的输入端与所述第二拼接移位单元的输出端连接,所述第二拼接移位单元的输入端与所述算术运算单元的输出端连接。
全文数据:
权利要求:
百度查询: 清华大学无锡应用技术研究院 一种可重构处理单元阵列
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。