首页 专利交易 科技果 科技人才 科技服务 商标交易 会员权益 IP管家助手 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索

LED显示屏显示数据分割方法及系统 

申请/专利权人:富满微电子集团股份有限公司

申请日:2019-06-27

公开(公告)日:2024-07-05

公开(公告)号:CN110310591B

主分类号:G09G3/32

分类号:G09G3/32

优先权:

专利状态码:有效-授权

法律状态:2024.07.05#授权;2021.05.11#著录事项变更;2019.11.01#实质审查的生效;2019.10.08#公开

摘要:本发明提供的LED显示屏显示数据分割方法,将寄存器配置信息和LED灰阶数据写入寄存器中;存储区选择模块将寄存器中LED灰阶数据的高数据位存储在预设的存储高位区,将寄存器中LED灰阶数据的低数据位存储在预设的;数据读取模块分别从存储高位区和存储低位区读取LED灰阶数据的高数据位和低数据位;显示处理模块将LED灰阶数据的高数据位和低数据位合并成子帧数据后,控制驱动模块为LED显示屏提供驱动电流,使得LED显示屏在每帧周期中的累积点亮时间与灰阶数据的子帧数据相对应,该方法能够有效地减少驱动电路的存储空间。

主权项:1.一种LED显示屏显示数据分割方法,其特征在于,包括:将寄存器配置信息和LED灰阶数据写入寄存器中;存储区选择模块将寄存器中LED灰阶数据的高数据位存储在预设的存储高位区,将寄存器中LED灰阶数据的低数据位存储在预设的存储低位区;数据读取模块分别从存储高位区和存储低位区读取LED灰阶数据的高数据位和低数据位;显示处理模块当在所述存储低位区中未找到与存储高位匹配的存储低位区时,控制存储区选择模块将新LED灰阶数据的低数据位存储至存储低位区中;判断是否将LED灰阶数据的高数据位和低数据位合并成子帧数据;如果是,控制驱动模块为LED显示屏提供驱动电流,使得LED显示屏在每帧周期中的累积点亮时间与灰阶数据的子帧数据相对应;显示处理模块当在所述存储低位区中找到与存储高位匹配的存储低位区时,判断是否将LED灰阶数据的高数据位和低数据位合并成子帧数据;如果是,控制驱动模块为LED显示屏提供驱动电流,使得LED显示屏在每帧周期中的累积点亮时间与灰阶数据的子帧数据相对应;所述寄存器包括移位寄存器和配置寄存器;所述存储低位区在每帧周期内能够重复写入新LED灰阶数据的低数据位;在高数据位显示期间,分阶段写入与之对应的低数据位。

全文数据:LED显示屏显示数据分割方法及系统技术领域本发明属于集成电路设计技术领域,具体涉及LED显示屏显示数据分割方法及系统。背景技术LED扫描屏具有高灰阶、宽可视角度、以及可个性化定制形状等多方面的优越性。因此,被广泛用于商业广告,信息发布等领域。在LED扫描屏中,通常采用灰阶数据分组控制法,即利用LED灯在每帧周期中的累积点亮时间表达灰阶,进行图像的显示。在整个帧周期中,LED灯累积的有效点亮时间与相应像素的灰阶数据相对应。现有LED显示装置的驱动电路如图1所示,包括移位寄存器组、配置寄存器、存储单元、行同步计数模块、数据读取模块、显示处理模块、驱动模块。通常情况下,LED显示装置以一个固定的帧频更新显示画面。在显示图像时,需要在一帧时间内对每一颗LED灯珠提供对应的灰阶数据并进行显示。传统LED显示的驱动方法中,驱动电路在显示连续帧的图像期间,在显示下一帧图像之前完成存储该驱动电路控制的所有LED灯的灰阶数据写入,形成一个“乒乓”操作。其中灯珠灰阶控制通过主控制发送每帧显示数据并写入芯片内部存储,再配合行扫芯片读出每颗灯珠灰度数据开关功率驱动管实现。当系统需要使用多芯片扫描时,如64行扫存储一帧图像的灰阶数据驱动电路需要的存储空间为16BIT*16*64,共16384BIT,但是现有技术存在以下缺点:当LED显示装置提供更高的灰阶时,将导致列驱动芯片需要内置越来越大的存储空间,用于存储所有灯珠的灰阶信息。发明内容针对现有技术中的缺陷,本发明提供一种LED显示屏显示数据分割方法及系统,能够有效地减少驱动电路的存储空间。第一方面,一种LED显示屏显示数据分割方法,包括:将寄存器配置信息和LED灰阶数据写入寄存器中;存储区选择模块将寄存器中LED灰阶数据的高数据位存储在预设的存储高位区,将寄存器中LED灰阶数据的低数据位存储在预设的存储低位区;数据读取模块分别从存储高位区和存储低位区读取LED灰阶数据的高数据位和低数据位;显示处理模块当在所述存储低位区中未找到与存储高位匹配的存储低位区时,控制存储区选择模块将新LED灰阶数据的低数据位存储至存储低位区中;判断是否将LED灰阶数据的高数据位和低数据位合并成子帧数据;如果是,控制驱动模块为LED显示屏提供驱动电流,使得LED显示屏在每帧周期中的累积点亮时间与灰阶数据的子帧数据相对应;显示处理模块当在所述存储低位区中找到与存储高位匹配的存储低位区时,判断是否将LED灰阶数据的高数据位和低数据位合并成子帧数据;如果是,控制驱动模块为LED显示屏提供驱动电流,使得LED显示屏在每帧周期中的累积点亮时间与灰阶数据的子帧数据相对应。优选地,所述寄存器包括移位寄存器和配置寄存器;所述存储低位区在每帧周期内能够重复写入新LED灰阶数据的低数据位。优选地,该方法还包括:显示处理模块当检测到LED灰阶数据的低数据位被使用后,从所述存储低位区删除该LED灰阶数据的低数据位。优选地,所述LED灰阶数据的高数据位和低数据位根据预设的划分规则进行划分得到。优选地,所述驱动模块提供驱动电流,使得LED显示屏在每帧周期中的累积点亮时间与灰阶数据的子帧数据相对应具体包括:驱动模块选择PDM脉冲宽度与所述灰阶数据的子帧数据的位权重相匹配的时间段显示输出。第二方面,一种LED显示屏显示数据分割系统,包括寄存器、数据读取模块、显示处理模块和驱动模块;还包括存储区选择模块、存储高位区和存储低位区;寄存器与外部控制器的通讯端口连接;寄存器连接至存储区选择模块的输入端,存储区选择模块的输出端连接至所述存储高位区和存储低位区;存储高位区和存储低位区还连接至显示处理模块的输入端,显示处理模块的输出端连接至驱动模块的输入端,驱动模块的输出端连接至LED显示屏。优选地,所述寄存器包括移位寄存器和配置寄存器,其中移位寄存器与所述外部控制器的通讯端口连接,移位寄存器还分别与配置寄存器和存储区选择模块的输入端连接,配置寄存器还连接至存储区选择模块的输入端。优选地,所述LED显示屏的通讯端口包括LCK端口、SDI端口和SDO端口。优选地,所述存储区选择模块包括第一与非门、第二与非门、高位存储子电路和低位存储子电路;第一与非门的一输入端接存储高位写结束信号,另一输入端接第二与非门的输出端,第二与非门的一输入端接第一与非门的输出端,另一输入端接所述寄存器的存储高位写使能端;第一与非门的输出端通过所述高位存储子电路接所述配置寄存器,第一与非门的输出端还接所述低位存储子电路。优选地,所述高位存储子电路包括第一与门、非门、第一逻辑控制器以及多组高位触发器;第一与非门的输出端分别接至第一与门的一输入端和非门的输入端,第一与门的另一输入端接外部时钟信号;每组高位触发器包括第一触发器和第二触发器;第一触发器的时钟输入端接第一与门的输出端,第一触发器的数据输入端接其非数据锁存输出端,第一触发器的数据锁存输出端接第一逻辑控制器的输入端;第一触发器的数据锁存输出端接第二触发器的时钟输入端,第二触发器的数据输入端接其非数据锁存输出端,第二触发器的数据锁存输出端接第一逻辑控制器的输入端,非门的输出端分别接第一触发器和第二触发器的R端;第一逻辑控制器的一输出端接所述配置寄存器,第一逻辑控制器的另一输出端生成所述存储高位写结束信号;第一逻辑控制器的另一输出端接所述存储高位区;所述低位存储子电路包括第二与门、第二逻辑控制器以及多组低位触发器;第一与非门的输出端接至第二与门的一输入端,第二与门的另一输入端接外部复位信号;每组低位触发器包括第三触发器和第四触发器;第三触发器的时钟输入端接外部时钟信号,第三触发器的数据输入端接其非数据锁存输出端,第三触发器的数据锁存输出端接第二逻辑控制器的输入端;第三触发器的数据锁存输出端接第四触发器的时钟输入端,第四触发器的数据输入端接其非数据锁存输出端,第四触发器的数据锁存输出端接第二逻辑控制器的输入端,第二与门的输出端分别接第三触发器和第四触发器的R端;第二逻辑控制器的一输出端所述存储低位区。由上述技术方案可知,本发明提供的LED显示屏显示数据分割方法及系统,能够有效地减少驱动电路的存储空间。附图说明为了更清楚地说明本发明具体实施方式或现有技术中的技术方案,下面将对具体实施方式或现有技术描述中所需要使用的附图作简单地介绍。在所有附图中,类似的元件或部分一般由类似的附图标记标识。附图中,各元件或部分并不一定按照实际的比例绘制。图1为背景技术中提到的现有LED显示装置的驱动电路的模块框图。图2为本发明实施例一提供的LED显示屏显示数据分割方法的流程图。图3为本发明实施例一提供的驱动时序图。图4为本发明实施例二提供的LED显示屏显示数据分割系统的模块框图。图5为本发明实施例二提供的存储区选择模块的电路图。图6为本发明实施例二提供的该系统应用的电路图。具体实施方式下面将结合附图对本发明技术方案的实施例进行详细的描述。以下实施例仅用于更加清楚地说明本发明的技术方案,因此只作为示例,而不能以此来限制本发明的保护范围。需要注意的是,除非另有说明,本申请使用的技术术语或者科学术语应当为本发明所属领域技术人员所理解的通常意义。应当理解,当在本说明书和所附权利要求书中使用时,术语“包括”和“包含”指示所描述特征、整体、步骤、操作、元素和或组件的存在,但并不排除一个或多个其它特征、整体、步骤、操作、元素、组件和或其集合的存在或添加。还应当理解,在此本发明说明书中所使用的术语仅仅是出于描述特定实施例的目的而并不意在限制本发明。如在本发明说明书和所附权利要求书中所使用的那样,除非上下文清楚地指明其它情况,否则单数形式的“一”、“一个”及“该”意在包括复数形式。还应当进一步理解,在本发明说明书和所附权利要求书中使用的术语“和或”是指相关联列出的项中的一个或多个的任何组合以及所有可能组合,并且包括这些组合。如在本说明书和所附权利要求书中所使用的那样,术语“如果”可以依据上下文被解释为“当...时”或“一旦”或“响应于确定”或“响应于检测到”。类似地,短语“如果确定”或“如果检测到[所描述条件或事件]”可以依据上下文被解释为意指“一旦确定”或“响应于确定”或“一旦检测到[所描述条件或事件]”或“响应于检测到[所描述条件或事件]”。实施例一:一种LED显示屏显示数据分割方法,参见图2,包括:将寄存器配置信息和LED灰阶数据写入寄存器中;优选地,所述寄存器包括移位寄存器和配置寄存器;所述存储低位区在每帧周期内能够重复写入新LED灰阶数据的低数据位。存储区选择模块将寄存器中LED灰阶数据的高数据位存储在预设的存储高位区,将寄存器中LED灰阶数据的低数据位存储在预设的存储低位区;数据读取模块分别从存储高位区和存储低位区读取LED灰阶数据的高数据位和低数据位;显示处理模块当在所述存储低位区中未找到与存储高位匹配的存储低位区时,控制存储区选择模块将新LED灰阶数据的低数据位存储至存储低位区中;判断是否将LED灰阶数据的高数据位和低数据位合并成子帧数据;如果是,控制驱动模块为LED显示屏提供驱动电流,使得LED显示屏在每帧周期中的累积点亮时间与灰阶数据的子帧数据相对应;显示处理模块当在所述存储低位区中找到与存储高位匹配的存储低位区时,判断是否将LED灰阶数据的高数据位和低数据位合并成子帧数据;如果是,控制驱动模块为LED显示屏提供驱动电流,使得LED显示屏在每帧周期中的累积点亮时间与灰阶数据的子帧数据相对应。具体地,通常情况下灰阶数据包括多个数据位,每个数据位的位权重分别表示其在每个帧周期中的有效点亮时间,高数据位的位权重分散在每一个子帧或部分选定子帧中;低数据位的位权重则分散在部分选定子帧中。该方法将LED灰阶数据拆分为两部分,分别为高数据位和低数据位。在帧周期前传送并存储一部分灰阶数据的高数据位,以减少列驱动电路的存储空间。在高数据位显示期间,分阶段写入与之对应的低数据位。显示过程中,将高数据位和低数据位的数据组合成子帧数据进行显示输出,使得LED显示屏的灯珠在每个帧周期中的累积点亮时间与灰阶数据值相对应。存储低位区在每个帧周期内可重复利用多次,即如果存储低位区中存储的低数据位使用完后,将后续LED灰阶数据的低数据位继续写入该存储低位区中,因此,可有效的减少驱动电路的存储单元空间。优选地,该方法还包括:显示处理模块当检测到LED灰阶数据的低数据位被使用后,从所述存储低位区删除该LED灰阶数据的低数据位。优选地,所述LED灰阶数据的高数据位和低数据位根据预设的划分规则进行划分得到。优选地,所述驱动模块提供驱动电流,使得LED显示屏在每帧周期中的累积点亮时间与灰阶数据的子帧数据相对应具体包括:驱动模块选择PDM脉冲宽度与所述灰阶数据的子帧数据的位权重相匹配的时间段显示输出。为了方便理解,本实施例提供了图3的驱动时序图进行说明,该时序图刷新率为1920即60Hz*32子帧。控制器传输一帧LED灰阶数据,并通过驱动模块显示。每一帧图像显示被分为4组子帧,每一组子帧被分为8个子帧,每一个子帧的显示时长则通过显示处理模块判定,选择PDM脉冲宽度与数据位权重相匹配的时间段显示输出。每一组子帧中的前6个子帧被用于高数据位显示,同时在该显示时间内将传输第7,第8个子帧所需的低数据位,并存入驱动电路的存储低位区。其数据传输时间位置,可在前6个子帧显示区间任意选择。第7、8子帧的显示则由高数据位和低数据位合并共同显示。当低数据位被合并显示输出之后,其存储空间可释放,并用于下一组子帧接收新的低数据位。实施例二:一种LED显示屏显示数据分割系统,参见图4,包括寄存器、数据读取模块、显示处理模块和驱动模块;还包括存储区选择模块、存储高位区和存储低位区;寄存器与外部控制器的通讯端口连接;寄存器连接至存储区选择模块的输入端,存储区选择模块的输出端连接至所述存储高位区和存储低位区;存储高位区和存储低位区还连接至显示处理模块的输入端,显示处理模块的输出端连接至驱动模块的输入端,驱动模块的输出端连接至LED显示屏。优选地,所述寄存器包括移位寄存器和配置寄存器,其中移位寄存器与所述外部控制器的通讯端口连接,移位寄存器还分别与配置寄存器和存储区选择模块的输入端连接,配置寄存器还连接至存储区选择模块的输入端。优选地,所述LED显示屏的通讯端口包括LCK端口、SDI端口和SDO端口。该系统通过SDI,LCK串行移位方式,将寄存器配置信息,LED灰阶数据写入移位寄存器中。然后存储区选择模块用于分别将灰阶数据的高数据位和低数据位传送到存储高位区和存储低位区;数据读取模块,用于将灰阶数据的高数据位和低数据位读出;显示处理模块用于判断是否将高数据位和低数据位合并成子帧数据;驱动模块用于提供驱动电流,使得LED显示屏的灯珠在每个帧周期中的累积点亮时间与灰阶数据值相对应。参见图5,所述存储区选择模块包括第一与非门、第二与非门、高位存储子电路和低位存储子电路;第一与非门的一输入端接存储高位写结束信号,另一输入端接第二与非门的输出端,第二与非门的一输入端接第一与非门的输出端,另一输入端接所述寄存器的存储高位写使能端;第一与非门的输出端通过所述高位存储子电路接所述配置寄存器,第一与非门的输出端还接所述低位存储子电路。优选地,所述高位存储子电路包括第一与门、非门、第一逻辑控制器以及多组高位触发器;第一与非门的输出端分别接至第一与门的一输入端和非门的输入端,第一与门的另一输入端接外部时钟信号;每组高位触发器包括第一触发器和第二触发器;第一触发器的时钟输入端接第一与门的输出端,第一触发器的数据输入端接其非数据锁存输出端,第一触发器的数据锁存输出端接第一逻辑控制器的输入端;第一触发器的数据锁存输出端接第二触发器的时钟输入端,第二触发器的数据输入端接其非数据锁存输出端,第二触发器的数据锁存输出端接第一逻辑控制器的输入端,非门的输出端分别接第一触发器和第二触发器的R端;第一逻辑控制器的一输出端接所述配置寄存器,第一逻辑控制器的另一输出端生成所述存储高位写结束信号;第一逻辑控制器的另一输出端接所述存储高位区;所述低位存储子电路包括第二与门、第二逻辑控制器以及多组低位触发器;第一与非门的输出端接至第二与门的一输入端,第二与门的另一输入端接外部复位信号;每组低位触发器包括第三触发器和第四触发器;第三触发器的时钟输入端接外部时钟信号,第三触发器的数据输入端接其非数据锁存输出端,第三触发器的数据锁存输出端接第二逻辑控制器的输入端;第三触发器的数据锁存输出端接第四触发器的时钟输入端,第四触发器的数据输入端接其非数据锁存输出端,第四触发器的数据锁存输出端接第二逻辑控制器的输入端,第二与门的输出端分别接第三触发器和第四触发器的R端;第二逻辑控制器的一输出端所述存储低位区。具体地,WR_START为寄存器配置操作结束信号产生,即当控制器每完成一次寄存器配置操作,WR_START将生成一个脉冲信号,用于开启存储高位区写使能信号WR_EN。WR_CK为外部时钟信号,由外部时序控制生成。当WR_EN有效时,寄存器组进行加1操作,从而生成存储高位区写指针H_WADDR,对存储高位区进行写操作;存储高位区的溢出值由配置寄存器决定,当写指针达到寄存器配置值时,H_WADDR溢出,生成WR_END信号,用于结束一帧图像的稿数据位写操作,即关闭WR_EN。该存储区选择模块在完成高数据位写操作后,WR_EN关闭,与此同时,存储低位区指针L_WADDR由WR_CK控制计数。该指针可循环计数,写入的低数据位和高数据位组合输出后,存储空间可再次利用。也可通过外部时序控制SOFT_RST进行软复位清零。图6为本实施例提供的一种分割系统应用的电路图,controller为外部控制器,外部控制器通过本实施例的系统连接多个LED显示屏的灯珠,该系统的输出端口的数据根据需要连接的LED显示屏的灯珠数量确定。本发明实施例所提供的系统,为简要描述,实施例部分未提及之处,可参考前述方法实施例中相应内容。最后应说明的是:以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围,其均应涵盖在本发明的权利要求和说明书的范围当中。

权利要求:1.一种LED显示屏显示数据分割方法,其特征在于,包括:将寄存器配置信息和LED灰阶数据写入寄存器中;存储区选择模块将寄存器中LED灰阶数据的高数据位存储在预设的存储高位区,将寄存器中LED灰阶数据的低数据位存储在预设的存储低位区;数据读取模块分别从存储高位区和存储低位区读取LED灰阶数据的高数据位和低数据位;显示处理模块当在所述存储低位区中未找到与存储高位匹配的存储低位区时,控制存储区选择模块将新LED灰阶数据的低数据位存储至存储低位区中;判断是否将LED灰阶数据的高数据位和低数据位合并成子帧数据;如果是,控制驱动模块为LED显示屏提供驱动电流,使得LED显示屏在每帧周期中的累积点亮时间与灰阶数据的子帧数据相对应;显示处理模块当在所述存储低位区中找到与存储高位匹配的存储低位区时,判断是否将LED灰阶数据的高数据位和低数据位合并成子帧数据;如果是,控制驱动模块为LED显示屏提供驱动电流,使得LED显示屏在每帧周期中的累积点亮时间与灰阶数据的子帧数据相对应。2.根据权利要求1所述LED显示屏显示数据分割方法,其特征在于,所述寄存器包括移位寄存器和配置寄存器;所述存储低位区在每帧周期内能够重复写入新LED灰阶数据的低数据位。3.根据权利要求2所述LED显示屏显示数据分割方法,其特征在于,该方法还包括:显示处理模块当检测到LED灰阶数据的低数据位被使用后,从所述存储低位区删除该LED灰阶数据的低数据位。4.根据权利要求1所述LED显示屏显示数据分割方法,其特征在于,所述LED灰阶数据的高数据位和低数据位根据预设的划分规则进行划分得到。5.根据权利要求1所述LED显示屏显示数据分割方法,其特征在于,所述驱动模块提供驱动电流,使得LED显示屏在每帧周期中的累积点亮时间与灰阶数据的子帧数据相对应具体包括:驱动模块选择PDM脉冲宽度与所述灰阶数据的子帧数据的位权重相匹配的时间段显示输出。6.一种LED显示屏显示数据分割系统,包括寄存器、数据读取模块、显示处理模块和驱动模块;其特征在于,还包括存储区选择模块、存储高位区和存储低位区;寄存器与外部控制器的通讯端口连接;寄存器连接至存储区选择模块的输入端,存储区选择模块的输出端连接至所述存储高位区和存储低位区;存储高位区和存储低位区还连接至显示处理模块的输入端,显示处理模块的输出端连接至驱动模块的输入端,驱动模块的输出端连接至LED显示屏。7.根据权利要求6所述LED显示屏显示数据分割系统,其特征在于,所述寄存器包括移位寄存器和配置寄存器,其中移位寄存器与所述外部控制器的通讯端口连接,移位寄存器还分别与配置寄存器和存储区选择模块的输入端连接,配置寄存器还连接至存储区选择模块的输入端。8.根据权利要求6所述LED显示屏显示数据分割系统,其特征在于,所述LED显示屏的通讯端口包括LCK端口、SDI端口和SDO端口。9.根据权利要求7所述LED显示屏显示数据分割系统,其特征在于,所述存储区选择模块包括第一与非门、第二与非门、高位存储子电路和低位存储子电路;第一与非门的一输入端接存储高位写结束信号,另一输入端接第二与非门的输出端,第二与非门的一输入端接第一与非门的输出端,另一输入端接所述寄存器的存储高位写使能端;第一与非门的输出端通过所述高位存储子电路接所述配置寄存器,第一与非门的输出端还接所述低位存储子电路。10.根据权利要求9所述LED显示屏显示数据分割系统,其特征在于,所述高位存储子电路包括第一与门、非门、第一逻辑控制器以及多组高位触发器;第一与非门的输出端分别接至第一与门的一输入端和非门的输入端,第一与门的另一输入端接外部时钟信号;每组高位触发器包括第一触发器和第二触发器;第一触发器的时钟输入端接第一与门的输出端,第一触发器的数据输入端接其非数据锁存输出端,第一触发器的数据锁存输出端接第一逻辑控制器的输入端;第一触发器的数据锁存输出端接第二触发器的时钟输入端,第二触发器的数据输入端接其非数据锁存输出端,第二触发器的数据锁存输出端接第一逻辑控制器的输入端,非门的输出端分别接第一触发器和第二触发器的R端;第一逻辑控制器的一输出端接所述配置寄存器,第一逻辑控制器的另一输出端生成所述存储高位写结束信号;第一逻辑控制器的另一输出端接所述存储高位区;所述低位存储子电路包括第二与门、第二逻辑控制器以及多组低位触发器;第一与非门的输出端接至第二与门的一输入端,第二与门的另一输入端接外部复位信号;每组低位触发器包括第三触发器和第四触发器;第三触发器的时钟输入端接外部时钟信号,第三触发器的数据输入端接其非数据锁存输出端,第三触发器的数据锁存输出端接第二逻辑控制器的输入端;第三触发器的数据锁存输出端接第四触发器的时钟输入端,第四触发器的数据输入端接其非数据锁存输出端,第四触发器的数据锁存输出端接第二逻辑控制器的输入端,第二与门的输出端分别接第三触发器和第四触发器的R端;第二逻辑控制器的一输出端所述存储低位区。

百度查询: 富满微电子集团股份有限公司 LED显示屏显示数据分割方法及系统

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。