Document
拖动滑块完成拼图
首页 专利交易 科技果 科技人才 科技服务 国际服务 商标交易 会员权益 IP管家助手 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索

一种基于FPGA的植入式电极Spike信号检测系统及方法 

买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!

申请/专利权人:上海大学

摘要:本发明涉及一种基于FPGA的植入式电极Spike信号检测系统及方法,使用FPGA对植入式电极芯片传输的脑电数据信号进行采集,在对脑电数据采集的同时进行滤波处理与自动阈值特征提取,完成Spike的提取任务,处理完的的脑电数据与原始数据均通过PCI‑E方式发送给上位机。与现有技术相比,本发明采用FPGA并行处理数据,将Spike信号检测方法集成在FPGA上,大大缩减了Spike实时检测的速度,采用滤波器对脑电数据进行预处理,能够有效地保留Spike有效信号,采用自动阈值特征提取方法,能够自适应脑电信号波动来提取Spike信号,不仅降低了芯片的功耗,同时也保证了Spike信号提取的准确性。

主权项:1.一种基于FPGA的植入式电极Spike信号检测系统,其特征在于,包括依次连接的植入式电极采集芯片1、FPGA2和上位机11,所述FPGA2内部封装有依次连接的IIC数据解析模块3、数据拆分模块4、数据封装模块5、第一FIFO缓存模块6、DDR3缓存模块7,所述数据封装模块5还连接有滤波器8,所述滤波器8通过阈值提取模块9、第二FIFO缓存模块10连接至DDR3缓存模块7,所述IIC数据解析模块3用于从植入式电极采集芯片1获取有效脑电数据;所述数据拆分模块4用于对有效脑电数据进行串行数据解串;所述数据封装模块5用于对解串后的数据进行封装,得到原始数据;所述第一FIFO缓存模块6用于临时缓存原始数据;所述滤波器8用于对原始数据进行预处理,得到处理数据;所述阈值提取模块9用于从处理数据中提取出Spike有效数据;所述第二FIFO缓存模块10用于临时缓存Spike有效数据;所述DDR3缓存模块7用于缓存原始数据和有效Spike数据,并将缓存的数据发送给上位机11。

全文数据:

权利要求:

百度查询: 上海大学 一种基于FPGA的植入式电极Spike信号检测系统及方法

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。