Document
拖动滑块完成拼图
首页 专利交易 科技果 科技人才 科技服务 国际服务 商标交易 会员权益 IP管家助手 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索

一种基于ZYNQ的FPGA雷达数据调试系统及调试方法 

买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!

申请/专利权人:中国航空工业集团公司雷华电子技术研究所

摘要:本申请属于数据处理技术领域,特别涉及一种基于ZYNQ的FPGA雷达数据调试系统及调试方法。该系统包括FPGA芯片1、ZYNQ芯片2及上位机3,FPGA芯片1采集雷达数据,并缓存与第一存储器12中,FPGA芯片1通过挂载在第一协议部分13上的MIGIP控制核访问FPGA芯片的数据;ZYNQ芯片2通过第一协议部分13连接FPGA芯片1,通过以太网连接上位机3。本申请的ZYNQ芯片通过AXI_CHIP2CHIP_BRIDGE_IP核实现与FPGA的连接,可以更快、更大范围地访问FPGA的存储,将FPGA存储数据通过以太网上传与上位机中,使得调试更加方便。

主权项:1.一种基于ZYNQ的FPGA雷达数据调试系统,其特征在于,包括:FPGA芯片(1),包括采集模块(11)、第一存储器(12)及GTX接口,所述采集模块(11)用于采集雷达数据,并缓存与所述第一存储器(12)中,所述GTX接口内设置有串行接口协议的第一协议部分(13),所述第一协议部分(13)中挂载有用于访问FPGA芯片的第一存储器的MIGIP控制核;ZYNQ芯片(2),包括PS部分(21)及PL部分(22),所述PS部分(21)包括以太网控制器(211)及主控接口(212),所述PL部分包括GTX接口,主控接口(212)与GTX接口相连,所述GTX接口内设置有串行接口协议的第二协议部分(221),所述第二协议部分(221)用于与所述FPGA芯片(1)的第一协议部分(13)构成第一传输通道,基于所述第一传输通道,所述主控接口(212)根据以太网控制器(211)发送来的指令及数据对FPGA芯片(1)进行读写控制,所述读写控制至少包括读取缓存于第一存储器(12)内的雷达数据;上位机(3),通过以太网连接于所述ZYNQ芯片(2)的以太网控制器(211),用于接收ZYNQ芯片(2)获取的FPGA芯片(1)内第一存储器(12)内的雷达数据;其中,所述FPGA芯片(1)内还包括互联接口(14),所述互联接口(14)具有多个分支接口,互联接口(14)通过第一分支接口连接GTX接口,互联接口(14)通过第二分支接口连接所述第一存储器(13),互联接口(14)通过第二分支接口连接所述采集模块(11);所述互联接口(14)还通过第四分支接口连接FPGA芯片(1)的FLASH模块(15),所述FLASH模块(15)存储了FPGA芯片(1)的加载程序,所述FPGA芯片(1)的第一协议部分(13)中还挂载有用于访问FPGA的FLASH模块(15)的QSPI控制核,基于所述第一传输通道,所述主控接口(212)根据以太网控制器(211)发送来的指令及数据对FPGA芯片(1)进行读写控制,所述读写控制包括对FPGA芯片(1)的FLASH模块(15)进行程序升级;所述ZYNQ芯片(2)的PS部分(21)还包括存储器控制模块(213),存储器控制模块(213)连接有第二存储器(23),第二存储器(23)用于存储ZYNQ芯片(2)接收的数据,所述存储器控制模块(213)用于控制第二存储器(23)的数据读写及校验;所述ZYNQ芯片(2)的PL部分(22)还包括时序转换模块(222),所述时序转换模块一端连接所述主控接口(212),另一端具有与所述FPGA芯片(1)通信的第二传输通道,所述第二传输通道具有SSM接口,所述时序转换模块(222)用于将ZYNQ芯片(2)中的符合AXI4接口时序的数据转换为符合SSM接口时序的数据,基于所述第二传输通道,ZYNQ芯片(2)用于将上位机(1)发送来的BIT流数据传于FPGA芯片(1)中。

全文数据:

权利要求:

百度查询: 中国航空工业集团公司雷华电子技术研究所 一种基于ZYNQ的FPGA雷达数据调试系统及调试方法

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。