Document
拖动滑块完成拼图
首页 专利交易 科技果 科技人才 科技服务 国际服务 商标交易 会员权益 IP管家助手 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索

基于DSP Builder的变时滞超混沌数字电路设计方法及电路 

买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!

申请/专利权人:江西理工大学

摘要:基于DSPBuilder的变时滞超混沌数字电路设计方法及电路,将三维经典系统扩展构成新的四维超系统,通过优化的离散化方程对超混沌系统进行离散化处理,设计实现了超混沌系统族的数字电路;设计可便捷调整采样频率的数字积分器;数字系统中分别引入固定的时滞和变时滞控制器,构造变时滞超混沌数字电路。本发明的变时滞超混沌序列随机度很高,且生成速度快,而且本电路采用的运算均为简单的逻辑和代数运算,便于用硬件实现,成本相对低廉;本发明数字电路生成的变时滞超混沌数字序列具有极高的复杂性和稳定性,可以作为实用的混沌调制和混沌加密信号,能够广泛应用于保密性和可靠性要求较高的信息安全密码学领域中。

主权项:1.基于DSP Builder的变时滞超混沌数字电路设计方法,其特征是通过以下步骤实现:S1、在三维自治混沌系统-系统的基础上,将变量增加一维并反馈回原系统,构成新的四维系统:上式中常数a,b,c,d,m为系统参量,xt,yt,zt ,wt为系统的状态变量;S2、采用一阶差分公式将S1中的微分方程组离散化,得到优化后的迭代方程:其中fs为采样频率;S3、采用DSP Builder 9.1SP2开发平台,设计可便捷调整采样频率的数字积分器;S4、采用 MatlabSimulinkR2010a开发平台,嵌入S3中的数字积分器,实现超混沌系统的数字电路;S5、在离散数字电路系统中引入变时滞量;S6、采用DSP Builder 9.1SP2开发平台,设计变时滞控制器;S7、在超混沌数字电路基础上嵌入变时滞控制器,构造变时滞超混沌数字电路;所述的数字积分器由数据选择器、增益模块、常数模块、并行加法器、总线模块构成;增益模块的输出端接并行加法器的一个输入端,数据选择器的输出端接并行加法器的另一个输入端,在常数模块设置系统初值,常数模块的输出端连接数据选择器的一个输入端“1-端口”;并行加法器的输出端接总线模块的输入端;总线模块的输出端反馈一信号到数据选择器,数据选择器是进行数据迭代运算,根据系统的第k次值计算k+1次的值,从而构成数字混沌序列;所述的变时滞控制器由增益模块、延时模块、比较模块、并行加法器、总线模块、乘法器、随机数产生器构成;比较模块1的输入a端接混沌信号,比较模块1的输入b端接随机数产生器的输出端、输出端接总线模块1;比较模块2的输入a端接混沌信号,比较模块2的输入b端接随机数产生器的输出端、输出端接总线模块2;延时模块1通过增益模块1连接到乘法器1的a端,乘法器1的b端连接总线模块1的输出端,延时模块2通过增益模块2连接到乘法器2的b端,乘法器2的a端连接总线模块2的输出端,乘法器1、乘法器2的输出端分别连接到并行加法器的输入端。

全文数据:

权利要求:

百度查询: 江西理工大学 基于DSP Builder的变时滞超混沌数字电路设计方法及电路

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。