Document
拖动滑块完成拼图
个人中心

预订订单
服务订单
发布专利 发布成果 人才入驻 发布商标 发布需求

在线咨询

联系我们

龙图腾公众号
首页 专利交易 科技果 科技人才 科技服务 国际服务 商标交易 会员权益 IP管家助手 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索
当前位置 : 首页 > 专利喜报 > 恭喜北京工业大学万培元获国家专利权

恭喜北京工业大学万培元获国家专利权

买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!

龙图腾网恭喜北京工业大学申请的专利一种用于连续时间型Sigma-Delta调制器的相位域量化残差检测模块获国家发明授权专利权,本发明授权专利权由国家知识产权局授予,授权公告号为:CN116015308B

龙图腾网通过国家知识产权局官网在2025-04-29发布的发明授权授权公告中获悉:该发明授权的专利申请号/专利号为:202211567865.7,技术领域涉及:H03M3/00;该发明授权一种用于连续时间型Sigma-Delta调制器的相位域量化残差检测模块是由万培元;张阔;李泽阳;陈志杰设计研发完成,并于2022-12-08向国家知识产权局提交的专利申请。

一种用于连续时间型Sigma-Delta调制器的相位域量化残差检测模块在说明书摘要公布了:本发明提出了一种用于连续时间型Sigma‑Delta调制器的相位域量化残差检测模块,包括上升沿和下降沿D触发器,两输入与非门,正负两种极性的量化相位检测电路以及两输入与门,通过对采样时钟和输入数据的相位进行检测,得到每一级的量化残差,并转化为时间域上具有不同占空比的方波信号,从而作为后续级联Sigma‑Delta调制器的输入,为基于压控振荡器的连续时间型Sigma‑Delta调制器的MASH结构提供了一种解决方案,该发明通过简单的电路改进并保留了相位域量化残差工作速度快的优点,有效避免了因依靠多级数据互相参考导致输出残差不准确的问题。

本发明授权一种用于连续时间型Sigma-Delta调制器的相位域量化残差检测模块在权利要求书中公布了:1.一种用于连续时间型Sigma-Delta调制器的相位域量化残差检测模块,其特征在于,包括:上升沿和下降沿D触发器,用于得到不同边沿的输入信号;两输入与非门,用于对检测电路进行复位;正负两种极性的量化相位检测电路,用于得到采样时钟和不同边沿信号的相位差值;两输入与门,用于得到输入信号相位域的量化残差;其中,正极性量化相位检测电路的上升沿触发器DFF1输入端接固定的高电平,时钟端接输入端口DATA,复位端接两输入与非门的输出,输出端接两输入与非门其中的一个输入;上升沿触发器DFF2输入端接固定的高电平,时钟端接输入端口CLK,复位端接两输入与非门的输出,输出端接两输入与非门其中的一个输入;两输入与非门的其中的一个输入端接DFF1的输出,另外一个输入端接DFF2的输出,输出端接DFF1和DFF2的复位;负极性量化相位检测电路的下降沿触发器DFF3输入端接固定的高电平,时钟端接输入端口DATA,复位端接两输入与非门的输出,输出端接两输入与非门其中的一个输入;上升沿触发器DFF4输入端接固定的高电平,时钟端接输入端口CLK,复位端接两输入与非门的输出,输出端接两输入与非门其中的一个输入;两输入与非门的其中的一个输入端接DFF3的输出,另外一个输入端接DFF4的输出,输出端接DFF3和DFF4的复位;相位域量化残差检测电路第一级的正极性量化相位检测模块QPD_P1时钟端接外部采样时钟端口CLK,输入端接外部第一位数据输入端口DATA[1],输出端接两输入与门其中的一个输入;第一级的负极性量化相位检测模块QPD_N1时钟端接外部采样时钟端口CLK,输入端接外部第一位数据输入端口DATA[1],输出端接两输入与门的另一个输入;两输入与门的其中的一个输入端接QPD_P1的输出,另外一个输入端接QPD_N1的输出,与门的输出为对应的第一级相位域量化残差Tq[1];相位域量化残差检测电路第二级的正极性量化相位检测模块QPD_P2时钟端接外部采样时钟端口CLK,输入端接外部第二位数据输入端口DATA[2],输出端接两输入与门其中的一个输入;第二级的负极性量化相位检测模块QPD_N2时钟端接外部采样时钟端口CLK,输入端接外部第二位数据输入端口DATA[2],输出端接两输入与门的另一个输入;两输入与门的其中的一个输入端接QPD_P2的输出,另外一个输入端接QPD_N2的输出,与门的输出为对应的第二级相位域量化残差Tq[2];以此类推,相位域量化残差检测电路第n级的正极性量化相位检测模块QPD_Pn时钟端接外部采样时钟端口CLK,输入端接外部第n位数据输入端口DATA[n],输出端接两输入与门其中的一个输入;第n级的负极性量化相位检测模块QPD_Nn时钟端接外部采样时钟端口CLK,输入端接外部第n位数据输入端口DATA[n],输出端接两输入与门的另一个输入;两输入与门的其中的一个输入端接QPD_Pn的输出,另外一个输入端接QPD_Nn的输出,与门的输出为对应的第n级相位域量化残差Tq[n]。

如需购买、转让、实施、许可或投资类似专利技术,可联系本专利的申请人或专利权人北京工业大学,其通讯地址为:100124 北京市朝阳区平乐园100号;或者联系龙图腾网官方客服,联系龙图腾网可拨打电话0551-65771310或微信搜索“龙图腾网”。

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。