Document
拖动滑块完成拼图
首页 专利交易 科技果 科技人才 科技服务 国际服务 商标交易 会员权益 IP管家助手 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索

一种提高检波动态范围的电路及方法 

买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!

申请/专利权人:成都世源频控技术股份有限公司

摘要:本发明公开了一种提高检波动态范围的电路及方法,主要解决现有检波器无法监测高灵敏度接收机的输入功率的技术问题。该电路包括一分二功分器,与一分二功分器的一个输出端相连的一分三功分器,输入端对应与一分三功分器的三个输出端分别相连的高增益通道、低增益通道和衰减通道,以及与高增益通道、低增益通道、衰减通道的输出端均相连的FPGA控制模块;其中,一分二功分器的另一个输出端与外部的接收通道相连。本发明中的高增益通道将弱信号功率放大到检波器的最小输入功率;低增益通道将小信号功率放大到检波器的最小输入功率;衰减通道将大信号功率衰减到检波器的最大输入功率;在不影响检波延时的情况下,提高了检波器的检波动态。

主权项:1.一种提高检波动态范围的电路,其特征在于,包括将接收的射频信号功分为两路的一分二功分器,与一分二功分器的一个输出端相连的一分三功分器,输入端对应与一分三功分器的三个输出端分别相连的高增益通道、低增益通道和衰减通道,以及与高增益通道、低增益通道、衰减通道的输出端均相连的FPGA控制模块;其中,一分二功分器的另一个输出端与外部的接收通道相连;其中,高增益通道将弱信号功率放大到检波器的最小输入功率;低增益通道将小信号功率放大到检波器的最小输入功率;衰减通道将大信号功率衰减到检波器的最大输入功率;所述衰减通道包括依次连接的第一衰减器、第一检波器、第一模数转换器,反相输入端与第一检波器的输出端相连的第一运算放大器,一端与第一运算放大器的正相输入端相连且另一端接地的电阻R1,连接于第二运算放大器的正相输入端与输出端之间的电阻R2,以及与第一运算放大器的输出端相连的第一比较器;其中,第一衰减器的输入端作为衰减通道的输入端与一分三功分器的第一输出端口相连;第一模数转换器的输出端、第一比较器的输出端均与FPGA控制模块相连;所述高增益通道包括依次连接的第一放大器、第二衰减器、第二放大器、第二检波器、第二模数转换器,反相输入端与第二检波器的输出端相连的第二运算放大器,一端与第二运算放大器的正相输入端相连且另一端接地的电阻R3,连接于第二运算放大器的正相输入端与输出端之间的电阻R4,以及与第二运算放大器的输出端相连的第二比较器;其中,第一放大器的输入端作为高增益通道的输入端与一分三功分器的第二输出端口相连;第二模数转换器的输出端、第二比较器的输出端均与FPGA控制模块相连;所述低增益通道包括依次连接的第三放大器、第三检波器、第三模数转换器,反相输入端与第三检波器的输出端相连的第三运算放大器,一端与第三运算放大器的正相输入端相连且另一端接地的电阻R5,连接于第三运算放大器的正相输入端与输出端之间的电阻R6,以及与第三运算放大器的输出端相连的第三比较器;其中,第三放大器的输入端作为低增益通道的输入端与一分三功分器的第三输出端口相连;第三模数转换器的输出端、第三比较器的输出端均与FPGA控制模块相连;FPGA控制模块接收衰减通道、高增益通道、低增益通道中的三个比较器的输出电平,FPGA控制模块判断三个电平的高低,如果三个电平全为低电平,则判断为无信号输入,不需上报功率;如果三个电平有一个为高电平,则FPGA控制模块将对应通道的模数转换器转换的数据转换为功率值上报;如果三个电平中2个或3个为高电平,FPGA经对应通道的模数转换器转换成的数据转换为功率值,并比较三个通道的功率值,FPGA上报最小功率值。

全文数据:

权利要求:

百度查询: 成都世源频控技术股份有限公司 一种提高检波动态范围的电路及方法

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。