Document
拖动滑块完成拼图
首页 专利交易 科技果 科技人才 科技服务 国际服务 商标交易 会员权益 IP管家助手 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索

一种实现CZT变换的FPGA架构 

买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!

申请/专利权人:中国电子科技集团公司第十四研究所

摘要:本发明公开了一种实现CZT变换的FPGA架构,采用布鲁斯坦等式,将CZT变换转变为三个系数cn、hn、uk的计算,分别设置cn、hn、uk的相角,采用两个加法器形成递推结构,由于相角的初值仅与常数θ0、和N有关,计算相角的初值存于FPGA中,由递推算法计算cn、hn、uk的相角,由CORDIC运算器产生cn、hn、uk的线性调频信号,并行处理cn、hn、uk的计算,基于递推结构计算cn、hn、uk,提供了CZT变换的并行流水架构,计算精简,耗费资源少,处理速度快,实现了CZT变换的高效率快速计算。

主权项:1.一种实现CZT变换的FPGA架构,采用布鲁斯坦等式,将CZT变换转变为三个系数cn、hn、uk的计算,其特征在于,包括:设序列的原始长度为N,变换后的长度为M,L是2的整数次幂且L≥N+M-1,设起始取样点的相角为θ0,相邻采样点之间的角频率差为设定cn的相角为φcn、hn的相角为φhn,uk相角为φuk得到0≤n≤N-1 采用两个加法器形成递推结构,计算相角的初值存于FPGA中,设定序列初值φc0=0采用递推结构φcn=φcn-1+ψcn-1计算φcn,设定序列对于0≤n≤M,初值φh0=0对于L-N+1≤n≤L,初值采用递推结构φhn=φhn-1+ψhn-1计算φhn,设定序列初值φu0=0,采用递推结构φuk=φuk-1+ψuk-1计算φuk,由CORDIC运算器产生cn、hn、uk的线性调频信号,并行处理cn、hn、uk的计算。

全文数据:

权利要求:

百度查询: 中国电子科技集团公司第十四研究所 一种实现CZT变换的FPGA架构

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。

相关技术
相关技术
相关技术
相关技术